# 計算機組織 Computer Architecture

TZU-CHUN HSU<sup>1</sup>

 $^{1}$ vm3y3rmp40719@gmail.com

<sup>1</sup>Department of Computer Science, Zhejiang University



2020 年 11 月 23 日 Version 2.0

# Disclaimer

本文「計算機組織」為台灣研究所考試入學的「計算機組織」考科使用,內容主要參考張凡先生的二本計算機組織參考書 [1][2],以及 wjungle 網友在 PTT 論壇上提供的資料結構筆記 [3]。

本文作者為 TZU-CHUN HSU,本文及其 LATEX 相關程式碼採用 MIT 協議,更多內容請訪問作者之 GITHUB 分頁Oscarshu0719。

MIT License

Copyright (c) 2020 TZU-CHUN HSU

Permission is hereby granted, free of charge, to any person obtaining a copy of this software and associated documentation files (the "Software"), to deal in the Software without restriction, including without limitation the rights to use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of the Software, and to permit persons to whom the Software is furnished to do so, subject to the following conditions:

The above copyright notice and this permission notice shall be included in all copies or substantial portions of the Software.

THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.

# 1 Overview

- 1. 本文頁碼標記依照實體書 [1][2] 的頁碼。
- 2. TKB 筆記 [3] 章節頁碼:

| Chapter | Page No. |
|---------|----------|
| 1       | 1        |
| 2       | 27       |
| 3       | 81       |
| 4       | 101      |
| 5       | 119      |
| 6       | 165      |
| 7       | 221      |
| 89      | 238      |
|         |          |

- 3. 常考: (參考 TKB 筆記 [3] 中頁碼)
  - (a) 19
  - (b) 59
  - (c) 84
  - (d) 92
  - (e) 141
  - (f) 170
  - (g) 200
- 4. 省略第一章重點十四,第二章重點五、六、十,第六章重點十四,第七章只看重點一 到四及十,第八章重點五一致性協定範例。

# 2 Summary

- 1. Theorem (10) Endianness:
  - Big Endian: 最左邊或 MSB 放在最低 address, e.g. MIPS。
  - Little Endian: 最右邊或 LSB 放在最低 address, e.g. x86。
- 2. Theorem (29) 1b 和 1bu 皆取 LSB, 只差在 1b 要擴展; sb 存入 LSB。
- 3. Theorem (39) swap \$s0, \$s1:

```
xor $s0, $s0, $s1
xor $s1, $s0, $s1
xor $s0, $s0, $s1
```

- 4. **Theorem (42)** 常數邏輯類運算用 0 擴充, e.g. andi; 常數算術類運算用 sign 擴充, e.g. addi。
- 5. **Theorem (47)** 
  - srl/sll rd, rt, shamt # rs = 5'0
  - lw/sw rt, imm(rs)
  - beq/bne rs, rt, addr
  - addi rt, rs, imm
- 6. Theorem (49, 51)
  - branch: imm 填入與 PC+4 距離除以 4, range:

$$PC - 2^{17}(0x20000) \sim PC + 2^{17} - 4(0x1FFFC)$$
 (1)

- jump: addr 填入地址第 [27-2],及去除最左 4 位和最右 2 位,實際地址: PC[31-28] + addr + 2′0,只能在同一個 block,即看最左 4 位。
- 7. Theorem (62)

```
return (n * fact(n - 1));
}
fact:
    addi sp, sp, -8
    sw $ra, 4($sp)
    sw $a0, 0(\$sp)
    slti $t0, $a0, 1
    beq $t0, $zero, L1
    addi $v0, $zero, 1
    addi $sp, $sp, 8
    jr $ra
L1:
    addi $a0,
              a0, -1
    jal fact
    1w $a0, 0($sp)
    lw $ra, 4($sp)
    addi $sp, $sp, 8
    mul $v0, $a0, $v0
    jr $ra
```

- 8. Theorem (144) add, addi, sub overflow 時會 exception, 但 addu, addiu, subu 則不會,因為較多用於計算 address。
- 9. Theorem (165, 167) 無號數乘法:
  - 傳統乘法: Multiplier 右移, multiplicand 初始放低位、左移且與 product 皆兩倍 長。
  - Hardware-friendly multiplication: Multiplicand 一倍長, product 兩倍長、初始放低位、加到高位且右移, 捨去 mulitplier。
- 10. **Theorem (171, 173)** Booth's algorithm (有號數乘法):
  - 多一位 mythical bit。
  - Multiplicand 一倍長, product 兩倍長、初始為 multiplier 放低位且操作在高位、右移, 無 multiplier。

• 01: +, 10: -, 00, 11: skip.

## 11. Theorem (177, 180) 除法:

- 傳統除法: quotient 一倍長且左移, divisor 兩倍長、初始放高位且右移, remainder 兩倍長且初始為 dividend 放低位。
- Hardware-friendly division: divisor 一倍長, remainder 兩倍長、初始為 divident 放低位、初始時左移 1 位、最後高位右移 1 位且左移, 無 quotient。

## 12. **Theorem (183)**

• MIPS 乘法:

• MIPS 除法:

## 13. Theorem (190) 浮點數:

$$(-1)^{sign} \times (0.fraction) \times 2^{(exponent-bias)}$$

$$bias = 2^{n-1} - 1$$
(2)

• Denormalized number:

$$(-1)^{sign} \times (0.fraction) \times 2^{-126} \tag{3}$$

|                  | Sign | Exponent | Fraction | Underflow                   | Overflow              |
|------------------|------|----------|----------|-----------------------------|-----------------------|
| Single precision | - 1  | 8        |          | $> 0, < 2 \times 10^{-38}$  |                       |
| Double precision |      | 11       | 52       | $> 0, < 2 \times 10^{-308}$ | $> 2 \times 10^{308}$ |

| Single p     | recision | Double precision |          | Representation              |
|--------------|----------|------------------|----------|-----------------------------|
| Exponent     | Fraction | Exponent         | Fraction |                             |
| 0            | 0        | 0                | 0        | ±0                          |
| 0            | $\neq 0$ | 0                | $\neq 0$ | $\pm$ denormalized number   |
| $1 \sim 254$ | ×        | $1 \sim 2046$    | ×        | $\pm$ floating-point number |
| 255          | 0        | 2047             | 0        | $\pm\infty$                 |
| 255          | $\neq 0$ | 2047             | $\neq 0$ | NaN                         |

## 14. Theorem (284) 軟硬體影響性能:

|                       | IC        | CPI       | Clock rate   |
|-----------------------|-----------|-----------|--------------|
| Algorithm             |           |           |              |
| Programming language  | $\sqrt{}$ |           |              |
| Compiler              |           | $\sqrt{}$ |              |
| ISA On O              |           |           | $\checkmark$ |
| Computer organization |           |           | $\checkmark$ |
| VLSI                  |           |           | $\sqrt{}$    |

# 15. Theorem (371) 只有 jump 和 MemtoReg 上面 1 下面 0, 其他皆相反。



Figure 1: Single-cycle CPU with jump and branch.

## 16. **Theorem (441)** 原始 pipeline 設計:

- beq 在 MEM 決定是否要跳。
- RegDst 在 EX。



Figure 2: Original pipeline.

## 17. Theorem (450, 455, 457, 458) Data hazards:

• Forwarding: Combinational units, 放在 EX 因為 ALU。

Listing 1: EX hazard.



Figure 3: Pipeline with forwarding.

• Stall:



Figure 4: Pipeline with hazard detection and forwarding units.

## 18. Theorem (478, 487, 494, 559) Control hazards:

- 若分支指令與前一個 ALU 指令或前面第二個 lw 有 data dependency, 必須 stall 1 CC。
- 若分支指令與前一個 lw 有 data dependency, 必須 stall 2 CC。
- 分支指令通過 XOR 再 NOR 比較是否相同。



Figure 5: Pipeline with hazard detection, forwarding units and flush.

## • Delayed branch:

- NOT suitable for deep pipeline.
- From before: 最佳方法,不管跳或不跳皆提升。
- From target: 用於 branch 發生機率高,有跳才提升。
- From fall through: 用於 branch 發生機率低,不跳才提升。



Figure 6: Example of delayed branch.

### 19. Theorem (498) Multiple issue:

- 大量複製 pipeline 單元,讓每個 stage 都可以執行多個指令。
- 可分為 static 和 dynamic, 前者在編譯時決策, MIPS64 採用, 後者在執行時決策, 又稱 superscaler。
- Static:軟體實現, Code scheduling, loop unrolling, Very Long Instruction Word (VLIW).
- Dynamic: 硬體實現, pipeline 被分為 in-order issue units, out-of-order execute units 和 in-order commit units。

### 20. Theorem (25, 27, 38, 48, 124) Cache:

#### • Write:

- Write-through: 寫入 cache 和 memory。
- Write-buffer: 寫入 cache 和 buffer 且 CPU 繼續執行,當 buffer 滿時, CPU 須 等到 buffer 有空位。
- Write-back: 只寫入 cache。
- Write allocate: 從 memory 拉進 cache, 在 cache 中修改。
- Write around (No write allocate): 不拉進 cache, 只在 memory 中修改。
- 通常 write-though 配 write around, write-back 配 write allocate。

- Split cache 通常有較差 hit ratio,提升 bandwidth,但不提升 speed。
- 增加 associativity: 降低 miss rate, 增加 hit time。
- L1 cache: 注重減少 hit time; L2 cache: 注重減少 miss ratio。

#### 21. **Theorem (71, 124)** TLB:

- fully associative、lower miss rate,且 size 較小,lower cost,並採用 random。
- TLB miss result in TLB exception.

## 22. Theorem (213, 278, 289) RAID:

- Data stripping: Data 分散到不同 disks, 一次 data 存取會使多個 disks 存取,提升 performance, 但不能改善 reliability。
- Redundancy: 提升 availablity, 但不能改善 reliability。
- RAID 0: Block-stripping, 非容錯, 沒有多餘 disks。
- RAID 1: Mirroring (shadowing), 最貴, data 總是有額外一個 copy, 2n disks。
- RAID 2: Hamming code, Write 需要讀取所有 disks, 從新計算 Hamming code 並 寫入 ECC disks, 效率差, 2n-1 disks。

#### • RAID 3:

- Bit-interleaved parity.
- Reliability和RAID2相同。
- 不做備份, 花費較多時間恢復 data, n+1 disks。
- 當1個 disk 出錯可救回來,多個則否。
- Availability cost 為  $\frac{1}{N}$ ,其中 N 為 protection group disks 數量。
- Parity 集中存放一個 disk。

#### • RAID 4:

- Block-interleaved parity.
- 只對 protection group 其中一 disk 做 small reads。
- -n+1 disks,parity 集中存放一個 disk。
- 當1個 disk 出錯可救回來,多個則否。

#### • RAID 5:

Distributed Block-interleaved parity

- Write 就不會有單一 disk 瓶頸。
- -n+1 disks, parity 被分散到所有 disks。
- RAID 0+1: 一個 disk 壞, 需整組 copy 替換; 而 RAID 1+0, 只需該 disk 的 copy 替換。
- Read latency: RAID 3 最短; Write latency: RAID 0 或 RAID 3 最短。
- RAID 3 has worst throughput for small writes.
- RAID 3, 4, 5 have same throughput for large writes.
- RAID 4, 5 perform same for parallel small reads and small writes, but RAID 3 can NOT for both access.



# References

- [1] 張凡. 計算機組織與結構重點直擊(上). 鼎茂圖書出版股份有限公司, 3 edition, 2019.
- [2] 張凡. 計算機組織與結構重點直擊(下). 鼎茂圖書出版股份有限公司, 3 edition, 2019.
- [3] wjungle@ptt. 計算機組織 @tkb 筆記. https://drive.google.com/file/d/ OB8-2o6L73Q2VUkpEMWVLb1pRZEO/view?usp=sharing, 2017.

